单选题

在串行进位的并行加法器中,影响加法器运算速度的关键因素是()。

A. 门电路的级延迟
B. 元器件速度
C. 进位传递延迟
D. 各位加法器速度的不同

查看答案
该试题由用户407****62提供 查看答案人数:46949 如遇到问题请 联系客服
正确答案
该试题由用户407****62提供 查看答案人数:46950 如遇到问题请联系客服

相关试题

换一换
热门试题
加法器中每一位的进位生成信号g为 多位加法器采用超前进位的目的是简化电路结构 能实现二进制加法运算的逻辑电路称为加法器 下列说法正确的是: 加法器不可以设计成减法器|用加法器不可以设计组合逻辑电路|用加法器可以设计任何组合逻辑电路|用加法器可以设计组合逻辑电路,但逻辑函数必须能化成两个数相加的形式。 中国大学MOOC: 加法器中每位的进位生成函数G为() 不仅考虑两个加数,还考虑低位进位的加法器,称为全加器 加法器的超前进位级联方式,高位的运算不必等低位运算的结果,故提高了运算速度,但结构比较复杂 加法器输入端的输入方式为()输入。 下列关于加法器的说法错误的是()。 加法器是一个组合逻辑电路。() 中国大学MOOC: 加法器中每一位的进位传递信号P为( ) TMS320C54X的并行乘法器与()位专用加法器相连,可以在单周期内完成一次乘法/累加运算 加法器输入端的信号输入方式为下列( )种。 动态重定位需要()和加法器等硬件支持。 不属于组合逻辑电路的加法器为() 运算器的组成部分包括控制线路:加法器:寄存器() 中国大学MOOC: 8位二进制串行进位加法器由8个半加器组成,可完成8位二进制数相加。 下列不属于组合逻辑电路的加法器为()。 下列不属于组合逻辑电路的加法器为 除考虑两个加数外还要考虑来自低位的进位的一位加法器叫____
购买搜题卡 会员须知 | 联系客服
会员须知 | 联系客服
关注公众号,回复验证码
享30次免费查看答案
微信扫码关注 立即领取
恭喜获得奖励,快去免费查看答案吧~
去查看答案
全站题库适用,可用于E考试网网站及系列App

    只用于搜题看答案,不支持试卷、题库练习 ,下载APP还可体验拍照搜题和语音搜索

    支付方式

     

     

     
    首次登录享
    免费查看答案20
    微信扫码登录 账号登录 短信登录
    使用微信扫一扫登录
    登录成功
    首次登录已为您完成账号注册,
    可在【个人中心】修改密码或在登录时选择忘记密码
    账号登录默认密码:手机号后六位