登录/
注册
题库分类
下载APP
帮助中心
首页
考试
搜题
APP
当前位置:
首页
>
查试题
>
计算机
>
计算机四级
>
存储器组成中,若某块存储芯片采用部分译码法,有2条地址线未使用,则该存储芯片中的每个单元有
单选题
存储器组成中,若某块存储芯片采用部分译码法,有2条地址线未使用,则该存储芯片中的每个单元有
A. 1个地址号
B. 2个地址号
C. 3个地址号
D. 4个地址号
查看答案
该试题由用户234****50提供
查看答案人数:30763
如遇到问题请
联系客服
正确答案
该试题由用户234****50提供
查看答案人数:30764
如遇到问题请
联系客服
搜索
相关试题
换一换
单选题
存储器组成中,若某块存储芯片采用部分译码法,有2条地址线未使用,则该存储芯片中的每个单元有
A.1个地址号 B.2个地址号 C.3个地址号 D.4个地址号
答案
单选题
若地址总线为A15(高位)~A0(低位),若用2KB的存储芯片组成8KB存储器,则加在各存储芯片上的地址线是()
A.A11~A0 B.A10~A0 C.A9~A0 D.A8~A0
答案
单选题
设存储器的地址线为20条,存储单元为字节,使用全译码方式组成存储器。该系统构成需要64K*1位的存储器芯片的数量需块()
A.16 B.32 C.64 D.128
答案
主观题
在存储器芯片中,地址译码采用双译码方式是为了()
答案
单选题
在存储器芯片中,地址译码采用双译码方式是为了()。
A.扩大寻址范围 B.增加存储单元数目 C.减少存储单元选通线数目 D.减少存储单元数目
答案
主观题
在有16根地址总线的微机系统中,若采用2K×18b的存储器芯片,形成16KB存储器,设计出存储器片的译码电路及CPU与存储器芯片的连接电路。
答案
单选题
地址线A15~A0(低),若选取用16K×1存储芯片构成64KB存储器则应由地址码译码产生片选信号()
A.A15和A14 B.A15 C.A15、A14、A13 D.A14
答案
单选题
若片选地址为111时.选定某-32K×16的存储芯片工作,则该芯片在存储器中的首地址和末地址分别为()。
A.00000H,01000H B.38000H,3FFFFH C.3800H,3FFFH D.0000H,0100H
答案
单选题
若片选地址为111时.选定某-32K×16的存储芯片工作,则该芯片在存储器中的首地址和末地址分别为()
A.3800 B.3FFFH C.0000 D.0100H
答案
主观题
存储芯片内的地址译码有______和______两种方式。
答案
热门试题
现有256×4位的存储芯片,若用其组成1KB的存储器,需要该类芯片()片。
已知某半导体存储芯片的地址线为12根,则此存储器的存储容量为()
存储器串联时,需要将地址码分成两个部分,一部分送(),一部分经译码后送存储芯片的()位。
对存储器按字节进行编址,若某存储器芯片共有10根地址线,则该存储器芯片的存储容量为_______。
欲组成一个64K×16位的存储器,若选用32Kx8位的存储芯片,共需??? ?片;若选用16K×1位的存储芯片,则需?? ??片:若选用1Kx4位的存储芯片共需???片。
欲组成一个64K×16位的存储器,若选用32Kx8位的存储芯片,共需 片;若选用16K×1位的存储芯片,则需 片:若选用1Kx4位的存储芯片共需 片()
地址总线为A15(高位)~A0(低位),若用1K×4的存储芯片组成4K字节存储器,并且以地址总线的高位做片选,则加在各存储芯片上的地址线是()。
RAM存储器中的地址译码器常采用单译码结构。()
如果某存储器芯片共有20根地址线的引脚,则该存储器芯片的存储容量为()。
若某存储器芯片地址线为12根,那么它的存储容量是()
组成16M*8位的存储器,需要1M*4位的存储芯片()片。
若某存储器芯片地址线为12根,那么它的存储容量为kB
用若干片2K´4位的存储芯片组成一个8K´8位的存储器,则地址0B1FH所在的芯片在全局的最大地址是()
设用2KX4位的存储芯片组成16KX8位的存储器(地址单元为0000H~3FFFH,每个芯片的地址空间连续),则地址单元0B1FH所在芯片的最大地址编号为______。
用16k×8位的存储芯片,组成64k×16位的存储器,需用()扩展,要用()片。
继续完成上题: (3)存储器芯片的接线。扩展该存储器时,用地址总线中的 (填首尾地址总线名称,中间用“-”连接,如A0-A1)对应连接存储器芯片地址引脚A0-A12;用数据总线中的 连接存储器芯片的数据引脚D0-D7,用控制总线中的 连接存储器芯片的/OE,用 连接存储器芯片的/WE
设用2K X 4位的存储芯片组成16K X 8位的存储器(地址单元为0000H~3FFFH,每个芯片的地址空间连续),则地址单元0B1FH所在芯片的最小地址编号为( )
存储器采用双译码方式比单译码方式减少了地址选择线的数目。()
中国大学MOOC: 存储芯片在和系统连接时,若系统总线参加译码的高位地址线越少,译码越简单,则一个芯片所占的内存地址空间就越多。
已知某存储芯片的地址线为12根,则其存储容量至少为()
购买搜题卡
会员须知
|
联系客服
免费查看答案
购买搜题卡
会员须知
|
联系客服
关注公众号,回复验证码
享30次免费查看答案
微信扫码关注 立即领取
恭喜获得奖励,快去免费查看答案吧~
去查看答案
全站题库适用,可用于E考试网网站及系列App
只用于搜题看答案,不支持试卷、题库练习 ,下载APP还可体验拍照搜题和语音搜索
支付方式
首次登录享
免费查看答案
20
次
微信扫码登录
账号登录
短信登录
使用微信扫一扫登录
获取验证码
立即登录
我已阅读并同意《用户协议》
免费注册
新用户使用手机号登录直接完成注册
忘记密码
登录成功
首次登录已为您完成账号注册,
可在
【个人中心】
修改密码或在登录时选择忘记密码
账号登录默认密码:
手机号后六位
我知道了
APP
下载
手机浏览器 扫码下载
关注
公众号
微信扫码关注
微信
小程序
微信扫码关注
领取
资料
微信扫码添加老师微信
TOP