单选题

Cache存储器的地址映象规则中,块冲突概率最低、Cache的空间利用率最高的是()。

A. 组联映象规则
B. 直接映象规则
C. 段相联映象规则
D. 全相联映象规则

查看答案
该试题由用户955****55提供 查看答案人数:45716 如遇到问题请 联系客服
正确答案
该试题由用户955****55提供 查看答案人数:45717 如遇到问题请联系客服

相关试题

换一换
热门试题
按照Cache地址映像的块冲突概率,从高到低排列的是()。 相联存储器不按地址而是按访问的存储器,在cache中用来存放,在虚拟存储器中用来存放 Cache存储器应用最广泛的地址映像方式是() Cache存储器应用最广泛的地址映像方式是()。 按照Cache地址映像的块冲突概率,从高到低排列的是(15) Cache存贮器常用的地址映象方式是()。 Cache的地址映象中,若主存中的任一块均可映射到Cache内的任一块的位置上,称作______。 CPU中的Cache属于动态存储器() Cache是外存储器。 cache 存储器一般采用 ( ) 存储器件构成。 CPU中的高速缓冲存储器(Cache)使用的是静态随机存储器() 计算机存储器中的Cache是 有一主存-Cache层次的存储器,其主存容量1MB,Cache容量64KB,每块8KB,采用直接映射方式。(1)主存地址格式中,主存标记()位,Cache块号()位,块内地址()位。(2)当主存地址为25301H,它在主存的块群,即主存块号是(),映射到Cache的第()块。(填十进制数) CACHE采用的存储器是() 计算机中为什么要引入高速缓冲存储器cache?主存与cache的地址映射方式有哪几种 Cache的地址映像方式中,发生块冲突次数最小的是( )。 Cache 的地址映像方式中,发生块冲突次数最小的是 ( ) 。 在高速缓冲存储器(Cache)——主存层次结构中,地址映像以及数据交换由( )完成。 高速缓冲存储器(Cache)是( )。 Cache存储器介于()和内存之间。
购买搜题卡 会员须知 | 联系客服
会员须知 | 联系客服
关注公众号,回复验证码
享30次免费查看答案
微信扫码关注 立即领取
恭喜获得奖励,快去免费查看答案吧~
去查看答案
全站题库适用,可用于E考试网网站及系列App

    只用于搜题看答案,不支持试卷、题库练习 ,下载APP还可体验拍照搜题和语音搜索

    支付方式

     

     

     
    首次登录享
    免费查看答案20
    微信扫码登录 账号登录 短信登录
    使用微信扫一扫登录
    登录成功
    首次登录已为您完成账号注册,
    可在【个人中心】修改密码或在登录时选择忘记密码
    账号登录默认密码:手机号后六位