多选题

假设不采用Cache和指令预取技术,且机器处于“开中断”状态,则在下列有关指令执行的叙述中,正确的是()

A. 每个指令周期中CPU都至少访问内存一次
B. 每个指令周期一定大于或等于一个CPU时钟周期
C. 空操作指令的指令周期中任何寄存器的内容都不会被改变
D. 当前程序在每条指令执行结束时都可能被外部中断打断

查看答案
该试题由用户761****62提供 查看答案人数:47098 如遇到问题请 联系客服
正确答案
该试题由用户761****62提供 查看答案人数:47099 如遇到问题请联系客服

相关试题

换一换
多选题
假设不采用Cache和指令预取技术,且机器处于“开中断”状态,则在下列有关指令执行的叙述中,正确的是()
A.每个指令周期中CPU都至少访问内存一次 B.每个指令周期一定大于或等于一个CPU时钟周期 C.空操作指令的指令周期中任何寄存器的内容都不会被改变 D.当前程序在每条指令执行结束时都可能被外部中断打断
答案
单选题
假设不采用Cache和指令预取技术,且机器处于“开中断”状态,则在下列有关指令执行的叙述中,错误的是()
A.每个指令周期中CPU都至少访问内存一次 B.每个指令周期一定大于或等于一个CPU时钟周期 C.空操作指令的指令周期中任何寄存器的内容都不会被改变 D.当前程序在每条指令执行结束时都可能被外部中断打断
答案
单选题
假定不采用cache和指令预取技术,且机器处于开中断的状态,则在下列有关指令执行的叙述中错误的是()
A.每个指令周期中CPU都至少访问内存一次。 B.每个指令周期一定大于或等于一个CPU时钟周期。 C.空操作指令的指令周期中,任何寄存器的内容都不会被改变。 D.当前程序在每条指令执行结束时都可能被外部中断打断
答案
单选题
程序的指令执行有指令预取、__?__、地址计算并取操作数、执行计算、回送结果五步()
A.指令回送 B.操作数计算 C.操作数转换 D.指令译码
答案
主观题
页式存储管理中,如果不采用Cache,则每次从主存中取指令或取操作数,要( )次访问主存
答案
单选题
在中断程序中禁止使用关中断指令DISI、开中断指令ENI、高速计数器定义指令HDEF和结束指令END。()
A.正确 B.错误
答案
主观题
S7-200系列PLC的开中断和关中断指令分别是( )。
答案
主观题
对于采用预取技术来降低失效率的方法,目的是要使(),预取优化的主要对象是()。
答案
单选题
设某流水线计算机主存的读/写时间为100ns,有一个指令和数据合一的cache,已知该cache的读/写时间为10ns,取指令的命中率为98%,取数的命中率为95%。在执行某类程序时,约有1/5指令需要存/取一个操作数。假设指令流水线在任何时候都不阻塞,则设置cache后,每条指令的平均访存时间约为()
A.12ns B.15ns C.18ns D.120ns
答案
单选题
MCS-51单片机外部中断0开中断的指令是()。
A.SETBETO B.SETBEXO C.CLRETO D.SETBET1
答案
热门试题
使用Cache改善系统性能的依据是程序的局部性原理。程序中大部分指令是(60)的。设某计算机主存的读/写时间为100ns,有一个指令和数据合一的Cache,已知该Cache的读/写时间为10ns,取指令的命中率为98%,取数的命中率为95%。在执行某类程序时,约有1/5指令需要额外存/取一个操作数。假设指令流水线在任何时候都不阻塞,则设置Cache后,每条指令的平均读取时间约为(61)ns() 使用 Cache 改善系统性能的依据是程序的局部性原理。程序中大部分指令是()的。设某计算机主存的读/写时间为 100ns,有一个指令和数据合一的 Cache,已知该 Cache的读/写时间为 10ns,取指令的命中率为 98%,取数的命中率为 95%。在执行某类程序时,约有 1/5 指令需要额外存/取一个操作数。假设指令流水线在任何时候都不阻塞,则设置 Cache 后,每条指令的平均读取时间约为 使用 Cache 改善系统性能的依据是程序的局部性原理。程序中大部分指令是( )的。设某计算机主存的读/写时间为 100ns,有一个指令和数据合一的 Cache,已知该 Cache的读/写时间为 10ns,取指令的命中率为 98%,取数的命中率为 95%。在执行某类程序时,约有 1/5 指令需要额外存/取一个操作数。假设指令流水线在任何时候都不阻塞,则设置 Cache 后,每条指令的平均读取时间约为(请作答此空)ns。 使用 Cache 改善系统性能的依据是程序的局部性原理。程序中大部分指令是(请作答此空)的。设某计算机主存的读/写时间为 100ns,有一个指令和数据合一的 Cache,已知该 Cache的读/写时间为 10ns,取指令的命中率为 98%,取数的命中率为 95%。在执行某类程序时,约有 1/5 指令需要额外存/取一个操作数。假设指令流水线在任何时候都不阻塞,则设置 Cache 后,每条指令的平均读取时间约为( )ns。 下列说法正确的是____。 Ⅰ.指令字长等于机器字长的前提下,取指周期等于机器周期。Ⅱ.指令字长等于存储字长的前提下,取指周期等于机器周期。Ⅲ.指令字长和机器字长的长度没有任何关系。Ⅳ.为了硬件设计方便,指令字长都和存储字长一样大。: ⅠⅢⅣ ⅠⅣ ⅡⅢ ⅡⅢⅣ 中断处理程序中通常要做哪些工作?中断处理程序中是否一定要开中断?如果有开中断指令,意味着什么? 多重中断“开中断”指令的位置前于单重中断,这是多重中断与单重中断的主要区别() 多重中断“开中断”指令的位置前于单重中断,这是多重中断与单重中断的主要区别。 采用屏蔽技术的中断过程一般分为关中断、开中断、保存现场、执行中断服务程序等操作,对于以下四个操作,在操作前应该开中断的是()。 当仪表空气中断时,气开阀处于状态() 假设某机器有80条指令,平均每条指令由4条微指令组成,其中有一条取指微指令是所有指令公用的。已知微指令长度为32位,请估算控制存储器容量。 中断指令Iwatch用于激活机器人已失效的相应中断数据,一般情况下,与指令ISleep配合使用() 89C51单片机CPU开中断的指令是()。 某机器指令字长12位,有零地址、一地址、二地址三种指令,地址码长4位,采用扩展操作码技术。若二地址指令和一地址指令条数都取最大值,则该机指令条数最多为() 选择RTO后,如在速度达到90KTS前实施中断起飞,自动刹车不工作且自动刹车解除预位灯不亮() 假设—条指令的执行过程可以分为“取指令”、“分析”和“执行”三段,每—段分别只有—个部件可供使用,并且执行时间分别为 Δt、2Δt 和 3Δt,连续执行 n 条指令所需要花费的最短时间约为( )。(假设“取指令”、“分析”和“执行”可重叠,并假设 n 足够大) cache是一种___存储器,是为了解决CPU和主存之间__不匹配而采用的一项重要的硬件技术 串联机器人的杆件和关节采用开链式,并联机器人的杆件和关节采用闭链式。 衡量CPU性能的技术指标有()、外频、倍频系数、Cache容量、生产工艺技术、封装类型、CPU附加指令. 选择RT0后,如在速度达到90KTS前实施中断起飞,自动刹车不工作且自动刹车解除预位灯不亮()
购买搜题卡 会员须知 | 联系客服
会员须知 | 联系客服
关注公众号,回复验证码
享30次免费查看答案
微信扫码关注 立即领取
恭喜获得奖励,快去免费查看答案吧~
去查看答案
全站题库适用,可用于E考试网网站及系列App

    只用于搜题看答案,不支持试卷、题库练习 ,下载APP还可体验拍照搜题和语音搜索

    支付方式

     

     

     
    首次登录享
    免费查看答案20
    微信扫码登录 账号登录 短信登录
    使用微信扫一扫登录
    登录成功
    首次登录已为您完成账号注册,
    可在【个人中心】修改密码或在登录时选择忘记密码
    账号登录默认密码:手机号后六位